Digital design with CPLD applications and VHDL,.-- ed.2

Saved in:
Bibliographic Details
Main Author: DUECK, Robert K
Format: Book
Language:English
Published: New York Thomson Delmar Learning 2005
Subjects:
Tags: Add Tag
No Tags, Be the first to tag this record!

MARC

LEADER 00000nam a22000007a 4500
001 41878
003 002961/UMS/06/H
005 20120402133841.0
006
007
008 080101t xxu||||| |||| 00| 0 eng d
020 |a 1401840302 
040 |c UMS 
041 |a ENG 
082 |a 621.395  |2 22 
090 |b 002961/UMS/06/H 
100 |a DUECK, Robert K 
245 |a Digital design with CPLD applications and VHDL,.-- ed.2 
260 |a New York  |b Thomson Delmar Learning  |c 2005 
300 |a xx, 1004 p.; ind.; 29 cm and cd 
590 |a c.2-4 cpan/104.660 
650 |a TEKNIK KOMPUTER DIGITAL DESAIN 
942 |2 ddc  |c BKS  |6 621_395000000000000 
999 |c 41878  |d 41878 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_395000000000000_DUE_D  |7 1  |8 CAD  |9 119186  |a PUSAT  |b PUSAT  |c CAD  |d 2006-11-08  |e H  |k CAD  |o 621.395 Due D  |p 06-02961  |t 1  |w 2006-11-08  |y BKSC 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_395000000000000_DUE_D  |7 0  |8 SIRKU  |9 119187  |a PUSAT  |b PUSAT  |c CIRC  |d 2006-11-08  |e P  |k CIRC  |o 621.395 Due D  |p 06-02962  |t 2  |w 2006-11-08  |y BKSA 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_395000000000000_DUE_D  |7 0  |8 SIRKU  |9 119188  |a PUSAT  |b PUSAT  |c CIRC  |d 2006-11-08  |e P  |k CIRC  |l 1  |o 621.395 Due D  |p 06-02963  |r 2018-03-27  |s 2018-03-12  |t 3  |w 2006-11-08  |y BKSA 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_395000000000000_DUE_D  |7 0  |8 SIRKU  |9 119189  |a PUSAT  |b PUSAT  |c CIRC  |d 2006-11-08  |e P  |k CIRC  |l 5  |o 621.395 Due D  |p 06-02964  |r 2019-10-22  |s 2018-09-06  |t 4  |w 2006-11-08  |y BKSA 
952 |0 0  |1 0  |2 ddc  |4 0  |6 621_395000000000000_DUE_D  |7 0  |8 CF  |9 140677  |a PUSAT  |b PUSAT  |c CIRC  |d 2010-02-24  |e H  |k CIRC  |o 621.395 Due D  |p 1016/2006  |r 2010-03-10  |t 1  |w 2010-02-24  |y CF